Βιβλιοθήκες γραμμένες σε VHDL

pyxhdl

Python Frontend για VHDL και Verilog.
  • 7
  • GNU General Public License v3.0

SoC

Github Repo for Embedded FPGA μάθημα από τον Vincent Claes.
  • 7

rggen-sample

  • 7
  • MIT

REX_Classic

REX για TRS-80 Model 100, 102, 200.
  • 7

fiate

Εξοπλισμός αυτόματης δοκιμής σφάλματος έγχυσης.
  • 6
  • Apache License 2.0

upduino-projects

Διάφορα έργα VHDL στα οποία έχω δουλέψει για το Upduino v2.0 και v3.0.
  • 6
  • GNU General Public License v3.0 only

BYU_PYNQ_PR_Video_Pipeline_Hardware

Υλικό BYU Pynq PR Video Pipeline.
  • 6

cyc1000-rsu

Το έργο CYC1000 FPGA Remote System Upgrade.
  • 6
  • MIT

WARP_Core

Πυρήνας επεξεργαστή Wilson AXI RISCV.
  • 6

hVHDL_fpga_interconnect

διασύνδεση διαύλου γραμμένο σε VHDL για πρόσβαση σε δεδομένα σε μονάδες FPGA.
  • 5
  • MIT

video_processing

Επεξεργασία βίντεο σε πραγματικό χρόνο σε FPGA.
  • 4

hVHDL_gigabit_ethernet

Βιβλιοθήκη VHDL για συνθετικά minimal gigabit ethernet με διεπαφή RGMII, ελάχιστους αναλυτές κεφαλίδων ethernet, ip και udp..
  • 4
  • MIT

minitel2.0

Κατασκευή μιας σύγχρονης υπολογιστικής μονάδας από ένα παλιό minitel για domotic εφαρμογές.
  • 4
  • GNU General Public License v3.0 only

vc_axi

  • 3

TectOH

Tectonics Open Hardware Sandbox.
  • 2
  • GNU Lesser General Public License v3.0 only

Xilinx-DPUV3.0-Vivado-Proj

Ενσωμάτωση Deep Learning Processing Unit (DPU IP) με Application Processing Unit (APU) με χρήση (Zynq-7000 PS) στο Xilinx Vivado Design Suite.
  • 2

es4

Κωδικός για Τούφες ES4 Εισαγωγή στα Ψηφιακά Ηλεκτρονικά.
  • 2
  • MIT

Arcade-MCR3_MiSTer

Arcade: Παιχνίδια που βασίζονται στο Midway MCR3.
  • 2

Smallpond

Ολοκαίνουργια αρχιτεκτονική RISC που δημιουργήθηκε στο CSE 490.
  • 2
  • MIT

BBC_DemiSTify

DemiSTify'd BBC micro.
  • 0

sin_lut

Απλός, παραμετροποιημένος πίνακας ημιτονοειδούς αναζήτησης.
  • 0

VHDL_real_time_simulation

Απλό έργο για ανάρτηση ιστολογίου με συνθετικά μοντέλα μετατροπέων buck.
  • 0
  • MIT

TDP-11

  • 0

MultiCPU_Microprocessor

Αυτό ήταν το τελευταίο έργο για το CS-401 Computer Architecture. Ο μικροεπεξεργαστής κατασκευάστηκε χρησιμοποιώντας VHDL στο Xilinx Vivado. Η ομάδα μου αποφάσισε να δημιουργήσει κάτι παρόμοιο με μια GPU που θα μπορούσε να κάνει πολλούς απλούς υπολογισμούς ταυτόχρονα..
  • 0

EdgeDetectionAccelerator

Επιταχυντής ανίχνευσης άκρων εικόνας που βασίζεται σε FPGA.
  • 0
  • MIT

MaquinaDeVendas

Προετοιμασία για την επισήμανση των τμημάτων της επιστημονικής ψηφιακής πίστας, στο Universidade Tecnológica Federal do Paraná, στην πανεπιστημιούπολη Apucarana..
  • 0